/* Copyright (C) 1991-2000 Altera Corporation Any megafunction design, and related net list (encrypted or decrypted), support information, device programming or simulation file, and any other associated documentation or information provided by Altera or a partner under Altera's Megafunction Partnership Program may be used only to program PLD devices (but not masked PLD devices) from Altera. Any other use of such megafunction design, net list, support information, device programming or simulation file, or any other related documentation or information is prohibited for any other purpose, including, but not limited to modification, reverse engineering, de-compiling, or use with any other silicon devices, unless such use is explicitly licensed under a separate agreement with Altera or a megafunction partner. Title to the intellectual property, including patents, copyrights, trademarks, trade secrets, or maskworks, embodied in any such megafunction design, net list, support information, device programming or simulation file, or any other related documentation or information provided by Altera or a megafunction partner, remains with Altera, the megafunction partner, or their respective licensors. No other licenses, including any licenses needed under any third party's intellectual property, are provided herein. */ -- N.C. = No Connect. This pin has no internal connection to the device. -- VCCINT = Dedicated power pin, which MUST be connected to VCC (1.8V). -- VCCIO = Dedicated power pin, which MUST be connected to VCC (Refer to the table below for voltage). -- GND = Dedicated ground pin, which MUST be connected to GND. -- RESERVED = Unused I/O pin, which MUST be left unconnected. -------------------------------------------------------------------------------- CHIP "glink_asic" ASSIGNED TO AN EP20K160EQC208-3 VCCINT : 1 : DataIN[0] : 2 : input : LVTTL : DataIN[1] : 3 : input : LVTTL : DataIN[2] : 4 : input : LVTTL : DataIN[3] : 5 : input : LVTTL : CtrlIN[0] : 6 : input : LVTTL : Flow_ctrl : 7 : output : LVTTL : VCCIO : 8 : 3.3V WenIN[0] : 9 : input : LVTTL : GND : 10 : VCCINT : 11 : GND : 12 : DataIN[6] : 13 : input : LVTTL : DataIN[7] : 14 : input : LVTTL : RESERVED : 15 : : : GND : 16 : CtrlIN[1] : 17 : input : LVTTL : WenIN[1] : 18 : input : LVTTL : DataIN[8] : 19 : input : LVTTL : DataIN[9] : 20 : input : LVTTL : DataIN[10] : 21 : input : LVTTL : DataIN[11] : 22 : input : LVTTL : VCCINT : 23 : GND : 24 : MSEL0 : 25 : : : MSEL1 : 26 : : : Clock : 27 : input : LVTTL : VCCINT : 28 : : : NCONFIG : 29 : : : CtrlIN[2] : 30 : input : LVTTL : ClkIN[0] : 31 : input : LVTTL : DataIN[4] : 32 : input : LVTTL : WenIN[2] : 33 : input : LVTTL : DataIN[12] : 34 : input : LVTTL : DataIN[13] : 35 : input : LVTTL : DataIN[14] : 36 : input : LVTTL : DataIN[15] : 37 : input : LVTTL : CtrlIN[3] : 38 : input : LVTTL : GND : 39 : RESERVED : 40 : : : WenIN[3] : 41 : input : LVTTL : VCCIO : 42 : 3.3V GND : 43 : DataIN[16] : 44 : input : LVTTL : DataIN[17] : 45 : input : LVTTL : DataIN[18] : 46 : input : LVTTL : GND : 47 : VCCINT : 48 : DataIN[19] : 49 : input : LVTTL : WenIN[4] : 50 : input : LVTTL : WenIN[5] : 51 : input : LVTTL : VCCINT : 52 : VCCIO : 53 : 3.3V DataIN[20] : 54 : input : LVTTL : DataIN[21] : 55 : input : LVTTL : DataIN[22] : 56 : input : LVTTL : DataIN[23] : 57 : input : LVTTL : CtrlIN[5] : 58 : input : LVTTL : CtrlIN[4] : 59 : input : LVTTL : RESERVED : 60 : : : DataIN[24] : 61 : input : LVTTL : DataIN[25] : 62 : input : LVTTL : DataIN[26] : 63 : input : LVTTL : GND : 64 : DataIN[27] : 65 : input : LVTTL : DataIN[28] : 66 : input : LVTTL : DataIN[29] : 67 : input : LVTTL : DataIN[30] : 68 : input : LVTTL : DataIN[31] : 69 : input : LVTTL : CtrlIN[6] : 70 : input : LVTTL : CtrlIN[7] : 71 : input : LVTTL : RESERVED : 72 : : : ClkIN[7] : 73 : input : LVTTL : WenIN[6] : 74 : input : LVTTL : TMS : 75 : : : TCK : 76 : : : ClkIN[1] : 77 : input : LVTTL : GND : 78 : VCCINT : 79 : VCCIO : 80 : 3.3V ClkIN[2] : 81 : input : LVTTL : NSTATUS : 82 : : : CONF_DONE : 83 : : : WenIN[7] : 84 : input : LVTTL : TestIN[0] : 85 : input : LVTTL : VCCIO : 86 : 3.3V TestIN[1] : 87 : input : LVTTL : TestIN[2] : 88 : input : LVTTL : TestIN[3] : 89 : input : LVTTL : TestIN[4] : 90 : input : LVTTL : TestIN[5] : 91 : input : LVTTL : ResetIN[0] : 92 : input : LVTTL : ResetIN[1] : 93 : input : LVTTL : ResetIN[2] : 94 : input : LVTTL : GND : 95 : ResetIN[3] : 96 : input : LVTTL : ResetIN[4] : 97 : input : LVTTL : ResetIN[5] : 98 : input : LVTTL : TCLKENB : 99 : output : LVTTL : TXCNTL : 100 : output : LVTTL : TXDIV1 : 101 : output : LVTTL : TXDIV0 : 102 : output : LVTTL : LOCKED : 103 : input : LVTTL : ESMPXENB : 104 : output : LVTTL : VCCINT : 105 : TXFLGENB : 106 : output : LVTTL : TXFLAG : 107 : output : LVTTL : TXDATA : 108 : output : LVTTL : VCCINT : 109 : GND : 110 : TXCLK : 111 : output : LVTTL : TX[15] : 112 : output : LVTTL : TX[14] : 113 : output : LVTTL : GND : 114 : VCCIO : 115 : 3.3V RESERVED : 116 : : : TX[13] : 117 : output : LVTTL : GND : 118 : RESERVED : 119 : : : GND* : 120 : : : TX[12] : 121 : output : LVTTL : GND_CLKOUT : 122 : VCC_CLKOUT : 123 : DataIN[5] : 124 : input : LVTTL : VCCINT : 125 : VCCINT : 126 : GND : 127 : GNDINT : 128 : TDI : 129 : : : nCE : 130 : : : ClkIN[3] : 131 : input : LVTTL : DCLK : 132 : : : DATA0 : 133 : : : ClkIN[4] : 134 : input : LVTTL : GND : 135 : : : VCCIO : 136 : 3.3V RESERVED : 137 : : : RESERVED : 138 : : : GNDINT : 139 : VCCINT : 140 : TX[11] : 141 : output : LVTTL : TX[10] : 142 : output : LVTTL : GND : 143 : TX[9] : 144 : output : LVTTL : RESERVED : 145 : : : TX[8] : 146 : output : LVTTL : GND : 147 : VCCINT : 148 : GND : 149 : TX[5] : 150 : output : LVTTL : TX[4] : 151 : output : LVTTL : TX[3] : 152 : output : LVTTL : TX[2] : 153 : output : LVTTL : TX[1] : 154 : output : LVTTL : TX[0] : 155 : output : LVTTL : VCCINT : 156 : TX[6] : 157 : output : LVTTL : TX[7] : 158 : output : LVTTL : RESERVED : 159 : : : RESERVED : 160 : : : TP9 : 161 : output : LVTTL : TP8 : 162 : output : LVTTL : RESERVED : 163 : : : TP7 : 164 : output : LVTTL : TP6 : 165 : output : LVTTL : TTC_chkb : 166 : input : LVTTL : TTC_chka : 167 : input : LVTTL : RESERVED : 168 : : : GND : 169 : RESERVED : 170 : : : RESERVED : 171 : : : VCCIO : 172 : 3.3V RESERVED : 173 : : : RESERVED : 174 : : : RESERVED : 175 : : : RESERVED : 176 : : : RESERVED : 177 : : : INIT_DONE : 178 : : : TP5 : 179 : output : LVTTL : TDO : 180 : : : ClkIN[5] : 181 : input : LVTTL : VCCINT : 182 : GND : 183 : ClkIN[6] : 184 : input : LVTTL : nCEO : 185 : : : TRST : 186 : : : RESERVED : 187 : : : RESERVED : 188 : : : VCCIO : 189 : 3.3V TP4 : 190 : output : LVTTL : TTC_en : 191 : output : LVTTL : RESERVED : 192 : : : RESERVED : 193 : : : RESERVED : 194 : : : RESERVED : 195 : : : TP3 : 196 : output : LVTTL : RESERVED : 197 : : : RESERVED : 198 : : : GND : 199 : RESERVED : 200 : : : RESERVED : 201 : : : RESERVED : 202 : : : RESERVED : 203 : : : RESERVED : 204 : : : TP2 : 205 : output : LVTTL : TP1 : 206 : output : LVTTL : Ready : 207 : input : LVTTL : VCCIO : 208 : 3.3V